硬件设计之DDS AD9854

https://blog.csdn.net/pxy198831/article/details/87017571

DSP TMS320C5509A 控制DDS AD9854芯片进行AM幅度调制

以下是上文的配套电路图

芯片采用3.3V供电,可以有并口和串口两种通信方式。

70脚选择串行还是并行,高电平选择并行通信。

并口采用ADD0-ADD5作地址总线,D0-D7做数据总线。

21,22两个引脚是却分是写还是读数据的命令引脚。

20脚为更新控制,上升沿之后保持8个时钟周期以上,数据更新。

69脚是单端时钟输入。68接地。

29脚在FSK模式下,高低电平用于切换BFSK两种不同的频率变化。

30脚一般用于输出幅度控制,在AM调制下一般用软件配置寄存器控制AM调制。

采用外部引脚还是内部寄存器控制可以通过寄存器来设置。

4路输出一般用48脚的IOUT1为I路输出,

52脚的IOUT2为Q路输出,幅度大于为-7dBm-10dBm满幅值输出的情况下。