1:培训目标
通过一个真实的、复杂的视频处理项目的迁移,让学员亲自参与到一个复杂数字系统的IP设计,含IP specification定义,IP架构设计,IP RTL仿真,IP FPGA验证与调试。最终,学员能看到项目实际上电运行后demo的效果。
培训使用的FPGA开发板(2块):
培训demo效果:
完整Demo视频下载地址:
链接:https://pan.baidu.com/s/1dmYKEl1eEKrLo36_m0fXDg 提取码:gak7
2:培训内容设计
a):项目功能介绍
该项目是一个复杂的视频处理项目,含2块FPGA子板。
编码板:HDMI输入720P60的视频 à 图像采集,存入DDR à H.264视频编码 à H.264码流传输(并行数据,handshake接口);
解码板:码流handshake接收与DDR buffer à H.264视频解码 à HDMI输出720P60;
b):培训课题设计
注意:SiliconThink在vivado设计工程中提交给学员的以上IP block,是经过综合后的DCP网表(并且带有运行时间限制,约10分钟),可以集成,但不能商用。对应IP block的参考设计在华为云服务器中,学员可以登陆阅读但是不能拷贝RTL源码。
c):技术支持与指导
在1个培训周期内,相关学员会加入一个QQ群,所以问题请在QQ群内提问。由SiliconThink的专业工程师提供问题解答或技术指导(不一定直接给出答案,但是能给出思路与方法,需要学员自行解决问题)。也鼓励、欢迎学员间在QQ群内相互学习,相互解决问题。
学员自己设计的IP block,如学员自己觉得必要,可以通过E-mail提交给SiliconThink([email protected]),由SiliconThink的工程师进行浏览并给出设计的修改意见(如有)。
注:学员通过任何方式提交IP block给SiliconThink后,允许SiliconThink利用此设计在后续培训中作为范例使用。比如:作为reference design,设计对比分析的例子。但是SiliconThink不能用作别的商业用途。如果学员不愿意,请不要提交IP design给SiliconThink。
d):板子调试的支持
注:
3:培训计划
a):主要节点:
b):主要节点周期:
4:报名条件与方式
a):报名条件:需要学员先行学习完成腾讯课堂中的《数字IC/FPGA设计入门》系列课,并提交课程中的3个设计实例完整的设计开发环境给SiliconThink:[email protected];SiliconThink确认学员的技术状态后,E-maill告知学员否符合录取要求;如果能力强,也可以直接完成课程中的3个设计实例并提交。
《数字IC/FPGA设计入门》系列课链接:https://ke.qq.com/course/package/24207?tuin=64ce5e2a
设计实例的specification:见QQ群(877205676)共享文件;
b):报名方式:提交3个设计到:[email protected]申请报名;
5:收费方式
收款信息:
户名:杨宇翔 开户行:中国银行珠海兰埔支行
账号:6216 6070 0000 7735 981
早鸟优惠:每期第一位有效报名,各阶段费用享受8折优惠;每期第二、三位有效报名,各阶段费用享受8.8折优惠;老学员推荐的新学员,新学员各阶段费用享受8.8折优惠。
注:所有培训费用,可以提供增值税普通发票;根据情况,SiliconThink有权调整后续期次的培训费用。